引脚悬空一定不影响内部所接电路吗?相当于数字电路里的三态门的高阻态?不影响后级电路状态?

刘秋妹

的门电路引脚悬空要紧吗

引脚悬空一定不影响内部所接电路吗?相当于数字电路里的三态门的高阻态?不影响后级电路状态?

一般ttl门电路都是与非门构成,与非门的特点是由输入的0来决定输出状态,悬空相当于输入1,那么该管脚对电路最终输出就无影响.

为什么逻辑门芯片引脚悬空时相当于接入高电平??

这个要从逻辑门的内部电路来解释,那TTL反相器来说,当输入端悬空时此时电压约为1.4v,但是输出为低电平.为什么?数电书(阎石版)上的第三章讲门电路时TTL反相器有个输入端负载特性,里面讲的很详细,建议你好好看一下.没图不好讲的.至于COMS不能悬空,那是因为COMS的栅极和衬底是被二氧化硅隔开,它比较脆弱,只能承受几百伏的电压,而静电能达到上千伏.TTL也是应该避免高压的S悬空时电压为VDD/2.

ttl门电路的输入引脚悬空,为什么相当于接高电平

悬空,相当于无穷大的电阻.当a端接上电阻的时候,电流从+ec,经过r1、t1的b、e,流入a端的电阻,最终到地.当a端接上电阻越大,a端的电压就会越高,这可以用分压公式来解释.当a端外接的电阻,大到一定程度,a端的电压,就成了高电平.ttl输入端如果不用,也不要悬空,不接电阻为高电平,但因为输入端通常是高阻抗,很容易被干扰成低电平,一般是通过电阻到地,使之成为低电平或加上拉电阻到电源成为可靠的高电平

三态门输出为高阻态时,对输出外接电路意味着什么

意味着悬空状态,对外电路参数不产生影响

集成电路的管脚悬空相当于高电平还是低电平啊???

TTL的悬空就为高 CMOS的就不能悬空,如楼上所说

请问74ls00管脚悬空的时候是相当于高阻低阻还是高低电平呢?

74LS00管脚悬空,这要看是输入脚,还是输出脚.对于输入脚悬空,相当于加高电平,你想像的都不对.对于TTL电路的输入端悬空是相当于加高电平.实验时,暂时悬空可以,但实际电路中输入端是不允许悬空的.而剩余的输出端必须悬空.

求解数电疑点:三态门高阻态输出接下一级TTL时,应视为高电平还是低电平??

TTL悬空相当于高电平.高阻态相当于悬空.

电路没学好,ttl门电路引脚悬空不接线会产生高电压算高电平.可.

不是一概而论的,门电路有的可以不接,有的必须要接高电平或者低电平,这是根据需要决定的.你有实际的电路图吗?按照实际的电路图可以给你分析的.

3. 三态门的三种状态是指:??????、 ????? 和 ??????.

三种状态:高电平,低电平,高阻态(就是高阻抗(电阻很大,相当于开路)).三态指其输出既可以是一般二值逻辑电路,即正常的高电平(逻辑1)或低电平(逻辑0).

数字电路逻辑门中的三态门

三态门,三态电路是一种重要的总线接口电路.这里的三态,是指它的输出既可以是一般二值逻辑电路的正常的“0”状态和“1”状态,又可以保持特有的高阻抗状态,第三种状态——高阻状态的门电路 (高阻态相当于隔断状态). 处于高阻抗状态时,其输出相当于断开状态,没有任何逻辑控制功能.三态电路的输出逻辑状态的控制,是通过一个输入引脚 实现的.当G为低电平输入时,三态电路呈现正常的“0”或“1”的输出;当G为高电平输入时,三态电路给出高阻态输出.